int board_mmc_init(bd_t *bis) { int ret = -ENODEV; #ifdef CONFIG_SH_MMCIF gpio_request(GPIO_FN_MMC1_D0, NULL); gpio_request(GPIO_FN_MMC1_D1, NULL); gpio_request(GPIO_FN_MMC1_D2, NULL); gpio_request(GPIO_FN_MMC1_D3, NULL); gpio_request(GPIO_FN_MMC1_D4, NULL); gpio_request(GPIO_FN_MMC1_D5, NULL); gpio_request(GPIO_FN_MMC1_D6, NULL); gpio_request(GPIO_FN_MMC1_D7, NULL); gpio_request(GPIO_FN_MMC1_CLK, NULL); gpio_request(GPIO_FN_MMC1_CMD, NULL); ret = mmcif_mmc_init(); #endif #ifdef CONFIG_SH_SDHI gpio_request(GPIO_FN_SD0_DAT0, NULL); gpio_request(GPIO_FN_SD0_DAT1, NULL); gpio_request(GPIO_FN_SD0_DAT2, NULL); gpio_request(GPIO_FN_SD0_DAT3, NULL); gpio_request(GPIO_FN_SD0_CLK, NULL); gpio_request(GPIO_FN_SD0_CMD, NULL); gpio_request(GPIO_FN_SD0_CD, NULL); gpio_request(GPIO_FN_SD2_DAT0, NULL); gpio_request(GPIO_FN_SD2_DAT1, NULL); gpio_request(GPIO_FN_SD2_DAT2, NULL); gpio_request(GPIO_FN_SD2_DAT3, NULL); gpio_request(GPIO_FN_SD2_CLK, NULL); gpio_request(GPIO_FN_SD2_CMD, NULL); gpio_request(GPIO_FN_SD2_CD, NULL); /* * SDHI 0 * need JP3 set to pin-1 side on board. */ gpio_request(GPIO_GP_5_24, NULL); gpio_request(GPIO_GP_5_29, NULL); gpio_direction_output(GPIO_GP_5_24, 1); /* power on */ gpio_direction_output(GPIO_GP_5_29, 1); /* 1: 3.3V, 0: 1.8V */ ret = sh_sdhi_init(CONFIG_SYS_SH_SDHI0_BASE, 0, SH_SDHI_QUIRK_16BIT_BUF); if (ret) return ret; /* SDHI 2 */ gpio_request(GPIO_GP_5_25, NULL); gpio_request(GPIO_GP_5_30, NULL); gpio_direction_output(GPIO_GP_5_25, 1); /* power on */ gpio_direction_output(GPIO_GP_5_30, 1); /* 1: 3.3V, 0: 1.8V */ ret = sh_sdhi_init(CONFIG_SYS_SH_SDHI2_BASE, 2, 0); #endif return ret; }
int board_mmc_init(bd_t *bis) { int ret = -ENODEV; #ifdef CONFIG_SH_SDHI gpio_request(GPIO_FN_SD0_DATA0, NULL); gpio_request(GPIO_FN_SD0_DATA1, NULL); gpio_request(GPIO_FN_SD0_DATA2, NULL); gpio_request(GPIO_FN_SD0_DATA3, NULL); gpio_request(GPIO_FN_SD0_CLK, NULL); gpio_request(GPIO_FN_SD0_CMD, NULL); gpio_request(GPIO_FN_SD0_CD, NULL); gpio_request(GPIO_FN_SD2_DATA0, NULL); gpio_request(GPIO_FN_SD2_DATA1, NULL); gpio_request(GPIO_FN_SD2_DATA2, NULL); gpio_request(GPIO_FN_SD2_DATA3, NULL); gpio_request(GPIO_FN_SD2_CLK, NULL); gpio_request(GPIO_FN_SD2_CMD, NULL); gpio_request(GPIO_FN_SD2_CD, NULL); /* SDHI 0 */ gpio_request(GPIO_GP_7_17, NULL); gpio_request(GPIO_GP_2_12, NULL); gpio_direction_output(GPIO_GP_7_17, 1); /* power on */ gpio_direction_output(GPIO_GP_2_12, 1); /* 1: 3.3V, 0: 1.8V */ ret = sh_sdhi_init(CONFIG_SYS_SH_SDHI0_BASE, 0, SH_SDHI_QUIRK_16BIT_BUF); if (ret) return ret; /* SDHI 1 */ gpio_request(GPIO_GP_7_18, NULL); gpio_request(GPIO_GP_2_13, NULL); gpio_direction_output(GPIO_GP_7_18, 1); /* power on */ gpio_direction_output(GPIO_GP_2_13, 1); /* 1: 3.3V, 0: 1.8V */ ret = sh_sdhi_init(CONFIG_SYS_SH_SDHI1_BASE, 1, 0); if (ret) return ret; /* SDHI 2 */ gpio_request(GPIO_GP_7_19, NULL); gpio_request(GPIO_GP_2_26, NULL); gpio_direction_output(GPIO_GP_7_19, 1); /* power on */ gpio_direction_output(GPIO_GP_2_26, 1); /* 1: 3.3V, 0: 1.8V */ ret = sh_sdhi_init(CONFIG_SYS_SH_SDHI2_BASE, 2, 0); #endif return ret; }
int board_mmc_init(bd_t *bis) { int ret = -ENODEV; #ifdef CONFIG_SH_MMCIF gpio_request(GPIO_GP_4_31, NULL); gpio_set_value(GPIO_GP_4_31, 1); ret = mmcif_mmc_init(); #endif #ifdef CONFIG_SH_SDHI gpio_request(GPIO_FN_SD0_DATA0, NULL); gpio_request(GPIO_FN_SD0_DATA1, NULL); gpio_request(GPIO_FN_SD0_DATA2, NULL); gpio_request(GPIO_FN_SD0_DATA3, NULL); gpio_request(GPIO_FN_SD0_CLK, NULL); gpio_request(GPIO_FN_SD0_CMD, NULL); gpio_request(GPIO_FN_SD0_CD, NULL); gpio_request(GPIO_FN_SD1_DATA0, NULL); gpio_request(GPIO_FN_SD1_DATA1, NULL); gpio_request(GPIO_FN_SD1_DATA2, NULL); gpio_request(GPIO_FN_SD1_DATA3, NULL); gpio_request(GPIO_FN_SD1_CLK, NULL); gpio_request(GPIO_FN_SD1_CMD, NULL); gpio_request(GPIO_FN_SD1_CD, NULL); /* SDHI 0 */ gpio_request(GPIO_GP_2_26, NULL); gpio_request(GPIO_GP_2_29, NULL); gpio_direction_output(GPIO_GP_2_26, 1); gpio_direction_output(GPIO_GP_2_29, 1); ret = sh_sdhi_init(CONFIG_SYS_SH_SDHI0_BASE, 0, SH_SDHI_QUIRK_16BIT_BUF); if (ret) return ret; /* SDHI 1 */ gpio_request(GPIO_GP_4_26, NULL); gpio_request(GPIO_GP_4_29, NULL); gpio_direction_output(GPIO_GP_4_26, 1); gpio_direction_output(GPIO_GP_4_29, 1); ret = sh_sdhi_init(CONFIG_SYS_SH_SDHI1_BASE, 1, 0); #endif return ret; }
int board_mmc_init(bd_t *bis) { int ret = -ENODEV; #ifdef CONFIG_SH_MMCIF /* MMC0 */ gpio_request(GPIO_GP_4_31, NULL); gpio_direction_output(GPIO_GP_4_31, 1); ret = mmcif_mmc_init(); #endif #ifdef CONFIG_SH_SDHI gpio_request(GPIO_FN_SD1_DATA0, NULL); gpio_request(GPIO_FN_SD1_DATA1, NULL); gpio_request(GPIO_FN_SD1_DATA2, NULL); gpio_request(GPIO_FN_SD1_DATA3, NULL); gpio_request(GPIO_FN_SD1_CLK, NULL); gpio_request(GPIO_FN_SD1_CMD, NULL); gpio_request(GPIO_FN_SD1_CD, NULL); /* SDHI 1 */ gpio_request(GPIO_GP_4_26, NULL); gpio_request(GPIO_GP_4_29, NULL); gpio_direction_output(GPIO_GP_4_26, 1); gpio_direction_output(GPIO_GP_4_29, 1); ret = sh_sdhi_init(CONFIG_SYS_SH_SDHI1_BASE, 1, 0); #endif return ret; }
int board_mmc_init(bd_t *bis) { int ret = -ENODEV; #ifdef CONFIG_SH_SDHI gpio_request(GPIO_FN_SD0_DAT0, NULL); gpio_request(GPIO_FN_SD0_DAT1, NULL); gpio_request(GPIO_FN_SD0_DAT2, NULL); gpio_request(GPIO_FN_SD0_DAT3, NULL); gpio_request(GPIO_FN_SD0_CLK, NULL); gpio_request(GPIO_FN_SD0_CMD, NULL); gpio_request(GPIO_FN_SD0_CD, NULL); gpio_request(GPIO_FN_SD2_DAT0, NULL); gpio_request(GPIO_FN_SD2_DAT1, NULL); gpio_request(GPIO_FN_SD2_DAT2, NULL); gpio_request(GPIO_FN_SD2_DAT3, NULL); gpio_request(GPIO_FN_SD2_CLK, NULL); gpio_request(GPIO_FN_SD2_CMD, NULL); gpio_request(GPIO_FN_SD2_CD, NULL); /* SDHI0 - needs CPLD mux setup */ gpio_request(GPIO_GP_3_30, NULL); gpio_direction_output(GPIO_GP_3_30, 1); /* VLDO3=3.3V */ gpio_request(GPIO_GP_5_24, NULL); gpio_direction_output(GPIO_GP_5_24, 1); /* power on */ ret = sh_sdhi_init(CONFIG_SYS_SH_SDHI0_BASE, 0, SH_SDHI_QUIRK_16BIT_BUF); if (ret) return ret; /* SDHI2 - needs CPLD mux setup */ gpio_request(GPIO_GP_3_29, NULL); gpio_direction_output(GPIO_GP_3_29, 1); /* VLDO4=3.3V */ gpio_request(GPIO_GP_5_25, NULL); gpio_direction_output(GPIO_GP_5_25, 1); /* power on */ ret = sh_sdhi_init(CONFIG_SYS_SH_SDHI2_BASE, 2, 0); #endif return ret; }