Exemplo n.º 1
0
uint32_t smashableCmpqImm(TCA inst) {
  return ARCH_SWITCH_CALL(smashableCmpqImm, inst);
}
Exemplo n.º 2
0
TCA emitSmashableJmp(CodeBlock& cb, CGMeta& fixups, TCA target) {
  return ARCH_SWITCH_CALL(emitSmashableJmp, cb, fixups, target);
}
Exemplo n.º 3
0
void smashMovq(TCA inst, uint64_t imm) {
  return ARCH_SWITCH_CALL(smashMovq, inst, imm);
}
Exemplo n.º 4
0
size_t smashableJccLen() {
  return ARCH_SWITCH_CALL(smashableJccLen);
}
Exemplo n.º 5
0
TCA emitSmashableMovq(CodeBlock& cb, CGMeta& fixups, uint64_t imm,
                      PhysReg d) {
  return ARCH_SWITCH_CALL(emitSmashableMovq, cb, fixups, imm, d);
}
Exemplo n.º 6
0
PhysReg r_svcreq_arg(size_t i) { ARCH_SWITCH_CALL(r_svcreq_arg, i); }
Exemplo n.º 7
0
bool optimizeSmashedCall(TCA inst) {
  return ARCH_SWITCH_CALL(optimizeSmashedCall, inst);
}
Exemplo n.º 8
0
PhysReg rsp() { ARCH_SWITCH_CALL(rsp); }
Exemplo n.º 9
0
RegSet vm_regs_with_sp() { ARCH_SWITCH_CALL(vm_regs_with_sp); }
Exemplo n.º 10
0
PhysReg rvmsp() { ARCH_SWITCH_CALL(rvmsp); }
Exemplo n.º 11
0
PhysReg rvmtl() { ARCH_SWITCH_CALL(rvmtl); }
Exemplo n.º 12
0
PhysReg rvmfp() { ARCH_SWITCH_CALL(rvmfp); }
Exemplo n.º 13
0
const Abi& abi(CodeKind kind) { ARCH_SWITCH_CALL(abi, kind); }
Exemplo n.º 14
0
TCA smashableJccTarget(TCA inst) {
  return ARCH_SWITCH_CALL(smashableJccTarget, inst);
}
Exemplo n.º 15
0
PhysReg r_svcreq_stub() { ARCH_SWITCH_CALL(r_svcreq_stub); }
Exemplo n.º 16
0
RegSet vm_regs_no_sp() { ARCH_SWITCH_CALL(vm_regs_no_sp); }
Exemplo n.º 17
0
PhysReg r_svcreq_sf() { ARCH_SWITCH_CALL(r_svcreq_sf); }
Exemplo n.º 18
0
RegSet interp_one_cf_regs() { ARCH_SWITCH_CALL(interp_one_cf_regs); }
Exemplo n.º 19
0
ConditionCode smashableJccCond(TCA inst) {
  return ARCH_SWITCH_CALL(smashableJccCond, inst);
}
Exemplo n.º 20
0
PhysReg rarg(size_t i) { ARCH_SWITCH_CALL(rarg, i); }
Exemplo n.º 21
0
bool optimizeSmashedJcc(TCA inst) {
  return ARCH_SWITCH_CALL(optimizeSmashedJcc, inst);
}
Exemplo n.º 22
0
PhysReg rarg_simd(size_t i) { ARCH_SWITCH_CALL(rarg_simd, i); }
Exemplo n.º 23
0
size_t smashableAlignTo() {
  return ARCH_SWITCH_CALL(smashableAlignTo);
}
Exemplo n.º 24
0
size_t num_arg_regs() { ARCH_SWITCH_CALL(num_arg_regs); }
Exemplo n.º 25
0
TCA emitSmashableCmpq(CodeBlock& cb, CGMeta& fixups, int32_t imm,
                      PhysReg r, int8_t disp) {
  return ARCH_SWITCH_CALL(emitSmashableCmpq, cb, fixups, imm, r, disp);
}
Exemplo n.º 26
0
size_t num_arg_regs_simd() { ARCH_SWITCH_CALL(num_arg_regs_simd); }
Exemplo n.º 27
0
TCA emitSmashableJcc(CodeBlock& cb, CGMeta& fixups, TCA target,
                     ConditionCode cc) {
  return ARCH_SWITCH_CALL(emitSmashableJcc, cb, fixups, target, cc);
}
Exemplo n.º 28
0
PhysReg r_svcreq_req() { ARCH_SWITCH_CALL(r_svcreq_req); }
Exemplo n.º 29
0
void smashCmpq(TCA inst, uint32_t imm) {
  return ARCH_SWITCH_CALL(smashCmpq, inst, imm);
}
Exemplo n.º 30
0
uint64_t smashableMovqImm(TCA inst) {
  return ARCH_SWITCH_CALL(smashableMovqImm, inst);
}